சுருக்கம்

Comparison between Low Power Clock Distribution Schemes in VLSI Design

Chetan Sharma

In the VLSI design low power is very important aspect at different level of designing. In this paper it is tried to review different factors affecting the power dissipation due to various clock distribution schemes like as single driver clock scheme and distributed buffers clock scheme. There are different tradeoffs in both of techniques such as size of buffers, number of buffers etc. Here it is also tried to showing various effects of particular clock distribution scheme such as clock skew, clock jitter.

குறியிடப்பட்டது

Google Scholar
அகாடமிக் ஜர்னல்ஸ் டேட்டாபேஸ்
ஜே கேட் திறக்கவும்
கல்வி விசைகள்
ஆராய்ச்சி பைபிள்
CiteFactor
எலக்ட்ரானிக் ஜர்னல்ஸ் லைப்ரரி
RefSeek
ஹம்டார்ட் பல்கலைக்கழகம்
அறிஞர்
சர்வதேச புதுமையான இதழ் தாக்க காரணி (IIJIF)
சர்வதேச அமைப்பு ஆராய்ச்சி நிறுவனம் (I2OR)
காஸ்மோஸ்

மேலும் பார்க்க